日本語
English
ログイン
お問合わせ
サイトポリシー
寄附
HOME
探す・調べる
九大コレクション
世界の文献
データベース
所蔵コレクション
九大出版物
電子展示
Cute.Guides
図書館を使う
利用ガイド
学生・教員の方
一般の方
各図書館
中央図書館
理系図書館
医学図書館
芸術工学図書館
筑紫図書館
記録資料館
別府病院図書室
九大コレクション
図書・雑誌
リポジトリ(QIR)
学位論文
貴重資料
麻生家文書
蔵書印画像
炭鉱画像
水素材料DB
所蔵コレクション
この情報を出力する
印刷
メール送信
Mendeley出力
このページのリンク
引用にはこちらのURLをご利用ください
コピー
他の検索サイト
世界の文献
CiNii Research (Articles)
CiNii Books
CiNii Dissertations
国立国会図書館サーチ
Google
Google Scholar
Google Books
カーリル
利用統計
このページへのアクセス:1,725回
CLOSE
»
<会議発表論文>
入力信号パターンを考慮した低電力乗算器の設計
作成者
作成者名
室山, 真徳
Muroyama, Masanori
ムロヤマ, マサノリ
所属機関
所属機関名
九州大学大学院システム情報科学府情報工学専攻
Department of Computer Science and Communication Engineering, Kyushu University
著者識別子
K002825
作成者名
石原, 亨
Ishihara, Tohru
イシハラ, トオル
所属機関
所属機関名
東京大学大規模集積システム設計教育研究センター
VLSI Design and Education Center, Tokyo University
作成者名
兵頭, 章彦
Hyodo, Akihiko
ヒョウドウ, アキヒコ
所属機関
所属機関名
九州大学大学院システム情報科学府情報工学専攻
Department of Computer Science and Communication Engineering, Kyushu University
著者識別子
K000217
作成者名
安浦, 寛人
Yasuura, Hiroto
ヤスウラ, ヒロト
所属機関
所属機関名
九州大学大学院システム情報科学府情報工学専攻
Department of Computer Science and Communication Engineering, Kyushu University
本文言語
日本語
発行日
2000-09
収録物名
VDEC LSIデザイナーズ・フォーラム2000
収録物名
SLRC 論文データベース
出版タイプ
Accepted Manuscript
アクセス権
open access
関連DOI
VDEC LSIデザイナーズ・フォーラム2000
http://www.c.csce.kyushu-u.ac.jp/SOC/index_j.html
関連URI
VDEC LSIデザイナーズ・フォーラム2000
http://www.c.csce.kyushu-u.ac.jp/SOC/index_j.html
関連情報
VDEC LSIデザイナーズ・フォーラム2000
http://www.c.csce.kyushu-u.ac.jp/SOC/index_j.html
本文ファイル
ファイル
ファイルタイプ
サイズ
閲覧回数
説明
Muroyama2
pdf
228 KB
186
詳細
レコードID
7613
査読有無
査読無
主題
LSI設計
電力削減
タイプ
会議発表論文
登録日
2009.04.22
更新日
2020.11.17
この資料を見た人はこんな資料も見ています
1
入力信号パターンを考慮した低電力並列乗算器の設計手法 / 室山, 真徳 2000-07-18
2
入力信号パターンを考慮した低電力算術演算回路の設計手法 / 室山, 真徳 情報処理学会 2001-04
3
A Power Minimization Technique for Arithmetic Circuits by Cell Selection / Muroyama, Masanori 7th Asia South Pacific Design Automation Conference and 15th International Conference on VLSI Design 2002-01
4
アクティブビットを考慮した低電力データパス設計手法 / 室山, 真徳 電子情報通信学会VLD研究会 2002-05
5
A Power Reduction Scheme for Data Buses by Dynamic Detection of Active Bits / Muroyama, Masanori IEEE Computer Society 2003-09
6
A Design Method for a Low Power Digital FIR Filter in Digital Wireless communication systems / Tarumi, Kousuke 2004-04
7
Energy Efficient Scheduling For Hard Real-Time Tasks On Dynamic Pipeline And Voltage Scaled Processor / Hyodo, Akihiko 2004-06
8
Dynamic Access Control of Instruction Buses by Using Active Bits Detection for Low Power Systems / Muroyama, Masanori 電子情報通信学会VLD研究会 2003-05
9
Energy Management Techniques for SoC Design / Yasuura, Hiroto Springer 2006-09
10
通信品質を考慮したディジタル無線通信システムの低消費エネギー化の検討 / 徳永, 将之 電子情報通信学会 2006-11