作成者 |
|
|
|
|
本文言語 |
|
出版者 |
|
|
発行日 |
|
収録物名 |
|
収録物名 |
|
巻 |
|
号 |
|
開始ページ |
|
終了ページ |
|
出版タイプ |
|
アクセス権 |
|
関連DOI |
|
|
|
関連URI |
|
|
|
関連情報 |
|
|
|
概要 |
携帯情報機器をはじめとした組込みシステムではメモリ・システムのエネルギー削減が強く求められている.キャッシュ・メモリよりもアクセスに要するエネルギーが小さいスクラッチパッド・メモリを利用した静的コード配置手法などが盛んに研究されている.しかしながら,マルチタスク組込みアプリケーションをターゲットとした場合効果は少ない.ソフトウェアの記述量が増える一方,スクラッチパッド・メモリの容量には限界がある....本稿では,マルチタスク組込みアプリケーションを対象として,消費エネルギー削減に適したメモリ・アーキテクチャを提案する.また,提案したアーキテクチャをターゲットとしたメモリ管理技術についても議論する. Memory systems consume a significant amount of the energy in embedded systems. Static code placement techniques using scratchpad memory which dissipate the energy less than cache memory have been proposed. However, these techniques do not have much effectiveness on multi-task embedded applications. This paper presents a novel memory architecture which is suitable for multi-task embedded applications. A memory management technique which targets proposed memory architecture is also discussed.続きを見る
|